# МИНИСТЕРСТВО НАУКИ И ВЫСШЕГО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ

федеральное государственное автономное образовательное учреждение высшего образования

#### "САНКТ-ПЕТЕРБУРГСКИЙ ГОСУДАРСТВЕННЫЙ УНИВЕРСИТЕТ АЭРОКОСМИЧЕСКОГО ПРИБОРОСТРОЕНИЯ"

Кафедра № 41

#### **УТВЕРЖДАЮ**

Ответственный за образовательную программу

доц.,к.т.н.,доц.

(должность, уч. степень, звание)

В.В. Перлюк

(инициалы, фамилия)

\*

(подпись) «24» июня 2025 г

#### РАБОЧАЯ ПРОГРАММА ДИСЦИПЛИНЫ

«ИТ-модуль "Проектирование на FPGA"» (Наименование дисциплины)

| Код направления подготовки/ специальности          | 12.03.01                                                    |  |  |
|----------------------------------------------------|-------------------------------------------------------------|--|--|
| Наименование направления подготовки/ специальности | Приборостроение                                             |  |  |
| Наименование<br>направленности                     | Авиационные приборы и измерительно-вычислительные комплексы |  |  |
| Форма обучения                                     | заочная                                                     |  |  |
| Год приема                                         | 2023                                                        |  |  |

### Лист согласования рабочей программы дисциплины

| программу составила                                       | A mil                       |                     |
|-----------------------------------------------------------|-----------------------------|---------------------|
| Старший преподаватель                                     | Diff                        | Б.К. Акопян         |
| (должность, уч. степень, звание)                          | (подпись, дата)             | (инициалы, фамилия) |
| Программа одобрена на заседа «10» июня 2025 г, протокол 3 | 1 1                         |                     |
| Заведующий кафедрой № 41 д.т.н.,проф.                     | Burfen -                    | Г.А. Коржавин       |
| (уч. степень, звание)                                     | (подпись, дата)             | (инициалы, фамилия) |
| Заместитель директора инстит                              | тута №1 по методической раб | боте                |
| доц.,к.т.н.                                               | July                        | В.Е. Таратун        |
| (должность, уч. степень, звание)                          | (подпись, дата)             | (инициалы, фамилия) |

#### Аннотация

Дисциплина «ИТ-модуль "Проектирование на FPGA"» входит в образовательную программу высшего образования — программу бакалавриата по направлению подготовки/ специальности 12.03.01 «Приборостроение» направленности «Авиационные приборы и измерительно-вычислительные комплексы». Дисциплина реализуется кафедрой «№41».

Дисциплина направлена на углубленное формирование следующих компетенций:

УК-6 «Способен управлять своим временем, выстраивать и реализовывать траекторию саморазвития на основе принципов образования в течение всей жизни»

Содержание дисциплины охватывает круг вопросов, связанных со сферой проектирования устройств и систем на программируемых логических интегральных схемах (ПЛИС) архитектуры FPGA, с использованием возможностей современных систем автоматизированного проектирования и применением языков описания аппаратуры.

Программой дисциплины предусмотрены следующие виды контроля: текущий контроль успеваемости, промежуточная аттестация в форме дифференцированного зачета.

Общая трудоемкость освоения дисциплины составляет 7 зачетных единиц, 252 часа.

Язык обучения по дисциплине «русский»

#### 1. Перечень планируемых результатов обучения по дисциплине

#### 1.1. Цели преподавания дисциплины

Целью преподавания дисциплины «ИТ-модуль "Проектирование на FPGA"» является приобретении обучающимися необходимых знаний, умений и навыков в области проектирования устройств и систем на современной элементной базе — программируемых логических интегральных схемах (ПЛИС) архитектуры FPGA, с использованием возможностей современных систем автоматизированного проектирования и применением языков описания аппаратуры, а также предоставление возможности обучающимся развить и продемонстрировать навыки в области информационных технологий, цифровой электроники и схемотехники.

- 1.2. Дисциплина является факультативной дисциплиной по направлению образовательной программы высшего образования (далее ОП ВО).
- 1.3. Перечень планируемых результатов обучения по дисциплине, соотнесенных с планируемыми результатами освоения ОП ВО.

В результате изучения дисциплины обучающийся должен обладать следующими компетенциями или их частями. Компетенции и индикаторы их достижения приведены в таблице 1.

Таблица 1 – Перечень компетенций и индикаторов их достижения

| Категория (группа) компетенции | Код и наименование компетенции                                                                                                                   | Код и наименование индикатора достижения компетенции                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
|--------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Универсальные<br>компетенции   | УК-6 Способен управлять своим временем, выстраивать и реализовывать траекторию саморазвития на основе принципов образования в течение всей жизни | УК-6.3.1 знать основные приемы эффективного управления собственным временем; основные методики самоконтроля, саморазвития и самообразования УК-6.3.2 знать образовательные Интернетресурсы, возможности и ограничения образовательного процесса при использовании цифровых технологий УК-6.У.1 уметь управлять своим временем; ставить себе образовательные цели под возникающие жизненные задачи УК-6.У.2 уметь использовать цифровые инструменты в целях самообразования УК-6.В.1 владеть навыками саморазвития и самообразования УК-6.В.2 владеть навыками использования цифровых инструментов для саморазвития и самообразования |

#### 2. Место дисциплины в структуре ОП

Дисциплина может базироваться на знаниях, ранее приобретенных обучающимися при изучении следующих дисциплин:

- «Физика»,
- «<u>Информатика</u>»,
- «<u>Электроника</u>»,
- «Схемотехника»,
- «Э<u>лектротехника</u>»,
- «Электроизмерительная техника»,
- «Физические основы получения информации»
- «Основы автоматического управления»,

- «Основы проектной деятельности»,
- «Алгоритмизация и программирование».

Знания, полученные при изучении материала данной дисциплины, имеют как самостоятельное значение, так и могут использоваться при изучении других дисциплин:

- «Методы цифровой обработки измерительной информации»,
- «Моделирование процессов и систем»,
- «Основы проектирования измерительно-вычислительных комплексов»,
- «Организация обмена информацией»,
- «Системы отображения информации»,
- «Алгоритмическое и программное обеспечение»,
- «Цифровые вычислительные устройства и микропроцессоры».

#### 3. Объем и трудоемкость дисциплины

Данные об общем объеме дисциплины, трудоемкости отдельных видов учебной работы по дисциплине (и распределение этой трудоемкости по семестрам) представлены в таблице 2.

Таблица 2 – Объем и трудоемкость дисциплины

| Dyn ywefyed neferry                      | Всего  | Трудоемкость по семестрам |            |  |  |
|------------------------------------------|--------|---------------------------|------------|--|--|
| Вид учебной работы                       | Beero  | №5                        | №6         |  |  |
| 1                                        | 2      | 3                         | 4          |  |  |
| Общая трудоемкость дисциплины,           | 7/ 252 | 3/ 108                    | 4/ 144     |  |  |
| 3E/ (час)                                | 17 232 | 3/ 100                    |            |  |  |
| Из них часов практической подготовки     |        |                           |            |  |  |
| Аудиторные занятия, всего час.           | 20     | 8                         | 12         |  |  |
| в том числе:                             |        |                           |            |  |  |
| лекции (Л), (час)                        | 6      | 2                         | 4          |  |  |
| практические/семинарские занятия (ПЗ),   | 14     | 6                         | 8          |  |  |
| (час)                                    | 14     | U                         |            |  |  |
| лабораторные работы (ЛР), (час)          |        |                           |            |  |  |
| курсовой проект (работа) (КП, КР), (час) |        |                           |            |  |  |
| экзамен, (час)                           |        |                           |            |  |  |
| Самостоятельная работа, всего (час)      | 232    | 100                       | 132        |  |  |
| Вид промежуточной аттестации: зачет,     | Зачет, |                           | Дифф. Зач. |  |  |
| дифф. зачет, экзамен (Зачет, Дифф. зач,  | Дифф.  | Зачет                     |            |  |  |
| Экз.**)                                  | Зач.   |                           |            |  |  |

Примечание: \*\*кандидатский экзамен

[Трудоемкость, распределенная на часы практической подготовки не должна превышать общую трудоемкость по виду учебной работы].

#### 4. Содержание дисциплины

4.1. Распределение трудоемкости дисциплины по разделам и видам занятий. Разделы, темы дисциплины и их трудоемкость приведены в таблице 3.

Таблица 3 – Разделы, темы дисциплины, их трудоемкость

| таолица 3—т азделы, темы дисциплины, их трудосикость                 |                 |                  |             |             |              |
|----------------------------------------------------------------------|-----------------|------------------|-------------|-------------|--------------|
| Разделы, темы дисциплины                                             | Лекции<br>(час) | ПЗ (СЗ)<br>(час) | ЛР<br>(час) | КП<br>(час) | CPC<br>(час) |
| Семестр 5.                                                           |                 |                  |             |             |              |
| Основы автоматизированного проектирования цифровых устройств на FPGA |                 |                  |             |             |              |
| Раздел 1. Введение в программируемые логические интегральные схемы   | 0,5             | 1                |             |             | 25           |

|                                                      |     | 1          |           |           | 1     |
|------------------------------------------------------|-----|------------|-----------|-----------|-------|
| Тема 1.1. Системы-на-кристалле и ПЛИС: история       |     |            |           |           |       |
| развития                                             |     |            |           |           |       |
| Тема 1.2. Особенности архитектуры FPGA.              |     |            |           |           |       |
| Конфигурируемый логический блок. Look-up table       |     |            |           |           |       |
| Тема 1.3. Особенности архитектуры FPGA. Блоки        |     |            |           |           |       |
| ввода-вывода, трассировочные ресурсы, блоки          |     |            |           |           |       |
| специального назначения                              |     |            |           |           |       |
| Тема 1.4. Области применения FPGA и                  |     |            |           |           |       |
| направления развития                                 |     |            |           |           |       |
| Раздел 2. Этапы проектирования цифрового             |     |            |           |           |       |
| устройства на FPGA                                   |     |            |           |           |       |
| Тема 2.1. Уровни проектирования цифровых             |     |            |           |           |       |
| устройств                                            | 0,5 | 1          |           |           | 25    |
| Тема 2.2. Этапы проектирования цифровых              | ŕ   |            |           |           |       |
| устройств на FPGA. Способы описания цифровых         |     |            |           |           |       |
| cxem                                                 |     |            |           |           |       |
| Раздел 3. Среда автоматизированного                  |     |            |           |           |       |
| проектирования Quartus                               |     |            |           |           |       |
| Тема 3.1. Начало работы над проектом в САПР          |     |            |           |           |       |
| Quartus                                              |     |            |           |           |       |
|                                                      | 0,5 | 3          |           |           | 25    |
| Тема 3.2. Утилиты для описания цифровых              |     |            |           |           |       |
| устройств в САПР Quartus                             |     |            |           |           |       |
| Тема 3.3. Проектирование цифрового устройства с      |     |            |           |           |       |
| помощью графического редактора Quartus               |     |            |           |           |       |
| Раздел 4. Введение в языки описания аппаратуры       |     |            |           |           |       |
| (HDL)                                                |     |            |           |           |       |
| Тема 4.1. История возникновения HDL, основные        |     |            |           |           |       |
| понятия и базовые концепции. Иерархия проекта на     |     | 1          |           |           | 25    |
| нонятия и оазовые концепции. Перархия проекта на HDL |     |            |           |           |       |
| Teмa 4.2. Язык описания аппаратуры Verilog HDL.      |     |            |           |           |       |
| тема 4.2. Изык описания аппаратуры vernog TIDE.      |     |            |           |           |       |
| Итого в семестре:                                    | 2   | 6          |           |           | 100   |
| Семестр                                              | 6   |            |           |           |       |
| Проектирование цифровых устройств на FPGA с          |     | INEM GOLIV | ов описан | ия аппара | TVDLI |
|                                                      |     | исм изык   | ов описан | ил аппара | туры  |
| Раздел 5. Проектирование сложных цифровых            |     |            |           |           |       |
| устройств на FPGA с применением языков описания      |     |            |           |           |       |
| аппаратуры                                           |     |            |           |           |       |
| Тема 5.1. Принципы проектирования устройств на       |     |            |           |           |       |
| FPGA с применением языков описания аппаратуры        |     |            |           |           |       |
| Тема 5.2. Проектирование цифровых                    |     |            |           |           |       |
| функциональных узлов комбинаторной логики на         |     |            |           |           |       |
| Verilog HDL.                                         |     |            |           |           |       |
| Тема 5.3. Проектирование цифровых                    | 3   | 4          |           |           | 66    |
| функциональных узлов последовательностной            |     |            |           |           |       |
| логики на Verilog HDL.                               |     |            |           |           |       |
| Тема 5.4. Библиотеки готовых компонентов на          |     |            |           |           |       |
| Verilog HDL.                                         |     |            |           |           |       |
| Тема 5.5. Функции, задачи и сценарии. Их             |     |            |           |           |       |
| применение в проектировании на FPGA                  |     |            |           |           |       |
| Тема 5.6. Подключение периферийных устройств к       |     |            |           |           |       |
| FPGA.                                                |     |            |           |           |       |
|                                                      |     | <u> </u>   |           |           |       |

| Раздел 6. Тестирование и верификация цифровых схем на языке описания аппаратуры Verilog HDL Тема 6.1. Основы функциональной верификации Тема 6.2. Testbench как основной инструмент тестирования и верификации цифрового устройства на FPGA. | 3 | 4  |   |   | 66  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|----|---|---|-----|
| Итого в семестре:                                                                                                                                                                                                                            |   |    |   |   | 132 |
| Итого                                                                                                                                                                                                                                        | 6 | 14 | 0 | 0 | 232 |
|                                                                                                                                                                                                                                              |   |    |   |   |     |

Практическая подготовка заключается в непосредственном выполнении обучающимися определенных трудовых функций, связанных с будущей профессиональной деятельностью.

4.2. Содержание разделов и тем лекционных занятий. Содержание разделов и тем лекционных занятий приведено в таблице 4.

Таблица 4 – Содержание разделов и тем лекционного цикла

| Номер раздела | Название и содержание разделов и тем лекционных занятий                                                               |
|---------------|-----------------------------------------------------------------------------------------------------------------------|
| 1             | Раздел 1. Введение в программируемые логические интегральные                                                          |
|               | схемы                                                                                                                 |
|               | Системы-на-кристалле и ПЛИС: история развития. Архитектуры                                                            |
|               | PLA, PAL, GAL, SPLD, CPLD. Особенности архитектуры FPGA. Конфигурируемый логический блок. Look-up table. Блоки ввода- |
|               | вывода, трассировочные ресурсы, блоки специального назначения.                                                        |
|               | Области применения FPGA и направления развития.                                                                       |
| 2             | Раздел 2. Этапы проектирования цифрового устройства на FPGA                                                           |
|               | Уровни проектирования цифровых устройств. Жизненный цикл                                                              |
|               | цифровой системы. Поведенческая модель. Функциональная                                                                |
|               | модель. Логическая модель. Электрическая модель. Физическая                                                           |
|               | модель. Базис проектирования. RTL-модель. Этапы                                                                       |
|               | проектирования цифровых устройств на FPGA. Способы описания цифровых схем                                             |
| 3             | Раздел 3. Среда автоматизированного проектирования Quartus                                                            |
|               | Начало работы над проектом в САПР Quartus. Создание первого                                                           |
|               | проекта. Утилиты для описания цифровых устройств в САПР                                                               |
|               | Quartus. State Machine viewer. RTL- viewer. Pin Planner. Modelsim.                                                    |
|               | Проектирование цифрового устройства с помощью графического                                                            |
|               | редактора Quartus.                                                                                                    |
| 4             | Раздел 4. Введение в языки описания аппаратуры (HDL) История возникновения HDL, основные понятия и базовые            |
|               | концепции. AHDL, VHDL, Verilog HDL. System Verilog. Иерархия                                                          |
|               | проекта на HDL. Синтезируемые модули. Среда тестирования.                                                             |
|               | Ключевые особенности синтаксиса языка описания аппаратуры                                                             |
|               | Verilog HDL.                                                                                                          |
| 5             | Раздел 5. Проектирование сложных цифровых устройств на FPGA с                                                         |
|               | применением языков описания аппаратуры                                                                                |
|               | Принципы проектирования устройств на FPGA с применением                                                               |
|               | языков описания аппаратуры. Проектирование цифровых функциональных узлов комбинаторной логики на Verilog HDL.         |
|               | Проектирование цифровых функциональных узлов                                                                          |
|               | последовательностной логики на Verilog HDL. Библиотеки готовых                                                        |
|               | компонентов на Verilog HDL: от шаблонов и мегафункций до IP-                                                          |
|               | ядра. Функции, задачи и сценарии. Их применение в                                                                     |
|               | проектировании на FPGA.                                                                                               |

|   | Подключение периферийных устройств и элементов к FPGA на примере отладочной платы Terasic DE2-115 на базе FPGA семейства Cyclone IV.                                                                                                                                                                                                                                                                      |
|---|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 6 | Раздел 6. Методы функциональной верификации. Поведенческое и структурное моделирование Тестирование и верификация цифровых схем на языке описания аппаратуры Verilog HDL. Основы функциональной верификации. Теstbench как основной инструмент тестирования и верификации цифрового устройства на FPGA. Описание цифровых сигналов. Описание теста и работа с симулятором. Анализ полученных результатов. |

4.3. Практические (семинарские) занятия Темы практических занятий и их трудоемкость приведены в таблице 5.

Таблица 5 – Практические занятия и их трудоемкость

| <b>№</b><br>п/п | Темы практических<br>занятий                                                                    | Формы практических занятий                     | Трудоемкость,<br>(час) | Из них практической подготовки, (час) | №<br>раздела<br>дисцип<br>лины |
|-----------------|-------------------------------------------------------------------------------------------------|------------------------------------------------|------------------------|---------------------------------------|--------------------------------|
|                 |                                                                                                 | Семестр 5                                      |                        |                                       |                                |
| 1               | Введение в программируемые логические интегральные схемы. Особенности различных архитектур ПЛИС | Онлайн-выполнение практических заданий         | 1                      |                                       | 1                              |
| 2               | Основы автоматизированного проектирования цифровых устройств на FPGA                            | Онлайн-выполнение практических заданий         | 1                      |                                       | 2                              |
| 3               | Разработка комбинационных устройств в графическом редакторе САПР Quartus                        | решение<br>ситуационных<br>задач, мастер-класс | 1                      |                                       | 3                              |
| 4               | Разработка последовательностных устройств в графическом редакторе САПР Quartus                  | решение<br>ситуационных<br>задач, мастер-класс | 1                      |                                       | 3                              |
| 5               | Разработка модуля счетного устройства с заданным алгоритмом работы в графическом редакторе САПР | решение<br>ситуационных<br>задач, мастер-класс | 1                      |                                       | 3                              |

|    | Quartus                                                                            |                                                      |    |   |
|----|------------------------------------------------------------------------------------|------------------------------------------------------|----|---|
| 6  | Решение задач программирования на языке описания аппаратуры Verilog HDL            | Онлайн-выполнение практических заданий, мастер-класс | 1  | 4 |
|    |                                                                                    | Семестр 6                                            |    |   |
| 7  | Разработка комбинационных устройств на языке описания аппаратуры Verilog HDL       | решение<br>ситуационных<br>задач, мастер-класс       | 1  | 5 |
| 8  | Разработка последовательностных устройств на языке описания аппаратуры Verilog HDL | решение<br>ситуационных<br>задач, мастер-класс       | 1  | 5 |
| 9  | Тестирование разработанного устройства                                             | решение<br>ситуационных<br>задач, мастер-класс       | 2  | 5 |
| 10 | Практико-<br>ориентированный<br>проект                                             | решение<br>ситуационных<br>задач, мастер-класс       | 4  | 6 |
|    | Всего                                                                              | -                                                    | 14 |   |

### 4.4. Лабораторные занятия

Темы лабораторных занятий и их трудоемкость приведены в таблице 6.

Таблица 6 – Лабораторные занятия и их трудоемкость

|                     |                                 |              | Из них       | $\mathcal{N}_{\underline{\mathbf{o}}}$ |
|---------------------|---------------------------------|--------------|--------------|----------------------------------------|
| $N_{\underline{0}}$ | Наименование лабораторных работ |              | практической | раздела                                |
| $\Pi/\Pi$           | паименование лаоораторных раоот | (час)        | подготовки,  | дисцип                                 |
|                     |                                 |              | (час)        | лины                                   |
|                     | Учебным планом не п             | редусмотрено |              |                                        |
|                     |                                 |              |              |                                        |
|                     | Всего                           |              |              |                                        |

# 4.5. Курсовое проектирование/ выполнение курсовой работы Учебным планом не предусмотрено

## 4.6. Самостоятельная работа обучающихся

Виды самостоятельной работы и ее трудоемкость приведены в таблице 7.

Таблица 7 – Виды самостоятельной работы и ее трудоемкость

| Вид самостоятельной работы                        | Всего, час | Семестр 5, час | Семестр 6, час |
|---------------------------------------------------|------------|----------------|----------------|
| 1                                                 | 2          | 3              | 4              |
| Изучение теоретического материала дисциплины (TO) | 80         | 40             | 40             |
| Курсовое проектирование (КП, КР)                  |            |                |                |
| Расчетно-графические задания (РГЗ)                |            |                |                |
| Выполнение реферата (Р)                           |            |                |                |
| Подготовка к текущему контролю успеваемости (ТКУ) | 20         | 10             | 10             |
| Домашнее задание (ДЗ)                             |            |                |                |
| Контрольные работы заочников (КРЗ)                | 112        | 40             | 72             |
| Подготовка к промежуточной аттестации (ПА)        | 20         | 10             | 10             |
| Всего:                                            | 232        | 100            | 132            |

5. Перечень учебно-методического обеспечения для самостоятельной работы обучающихся по дисциплине (модулю) Учебно-методические материалы для самостоятельной работы обучающихся указаны в п.п. 7-11.

6. Перечень печатных и электронных учебных изданий Перечень печатных и электронных учебных изданий приведен в таблице 8. Таблица 8— Перечень печатных и электронных учебных изданий

|                                   |                                        | Количество    |
|-----------------------------------|----------------------------------------|---------------|
|                                   | Библиографическая ссылка               | экземпляров в |
| Шифр/                             |                                        | библиотеке    |
| URL адрес                         |                                        | (кроме        |
|                                   |                                        | электронных   |
|                                   |                                        | экземпляров)  |
| https://e.lanbook.com/book/322511 | Ушенина, И. В. Проектирование          |               |
|                                   | цифровых устройств на ПЛИС: учеб.      |               |
|                                   | пособие / И. В. Ушенина. — Санкт-      |               |
|                                   | Петербург: Лань, 2022. — 408 с.        |               |
| https://e.lanbook.com/book/171183 | Богатиков, Е.В. Язык Verilog и         |               |
|                                   | проектирование цифровых устройств      |               |
|                                   | на ПЛИС: учебметод. пособие/ Е.В.      |               |
|                                   | Богатиков, А.Н. Шебанов Воронеж:       |               |
|                                   | ВГУ, 2018. — 61 с.                     |               |
| https://e.lanbook.com/book/398114 | Лютов, А.Г. Язык Verilog для           |               |
|                                   | программирования ПЛИС: учебное         |               |
|                                   | пособие / А. Г. Лютов, В. Н. Арбузов,  |               |
|                                   | М. Б. Новоженин. — Москва : РТУ        |               |
|                                   | МИРЭА, 2023. — 101 с.                  |               |
| M80                               | Проектирование цифровых устройств      |               |
|                                   | на базе микросхем программируемой      |               |
|                                   | логики: учеб. пособие / А. В. Морозов, |               |
|                                   | В. А. Ненашев СПб.: ГУАП, 2021         |               |

|                                  | 78 c.                                 |  |
|----------------------------------|---------------------------------------|--|
| C89                              | Разработка динамически                |  |
|                                  | реконфигурируемых систем и сетей на   |  |
|                                  | кристалле: учеб. пособие / Е. А.      |  |
|                                  | Суворова, Н. А. Матвеева, Ю. Е.       |  |
|                                  | Шейнин. – СПб.: ГУАП, 2016 – 75 c.    |  |
| M33                              | Проектирование СБИС и Систем-на-      |  |
|                                  | кристалле: учебметод. пособие / Н. А. |  |
|                                  | Матвеева, Е. А. Суворова, Ю. Е.       |  |
|                                  | Шейнин СПб.: Изд-во ГУАП, 2016        |  |
|                                  | 51 c.                                 |  |
| https://e.lanbook.com/book/73058 | Наваби, З. Проектирование             |  |
|                                  | встраиваемых систем на ПЛИС / 3.      |  |
|                                  | Наваби; перевод с английского В. В.   |  |
|                                  | Соловьева. — Москва: ДМК Пресс,       |  |
|                                  | 2016. — 464 c.                        |  |

# 7. Перечень электронных образовательных ресурсов информационно-телекоммуникационной сети «Интернет»

Перечень электронных образовательных ресурсов информационнотелекоммуникационной сети «Интернет», необходимых для освоения дисциплины приведен в таблице 9.

Таблица 9 – Перечень электронных образовательных ресурсов информационно-

телекоммуникационной сети «Интернет»

| URL адрес            | Наименование                                    |
|----------------------|-------------------------------------------------|
| http://altera.ru     | Altera ПЛИС - микросхемы программируемой логики |
| https://marsohod.org | FPGA блог: опыт, отладка, программирование      |
| https://lms.guap.ru/ | Система дистанционного обучения ГУАП            |

#### 8. Перечень информационных технологий

8.1. Перечень программного обеспечения, используемого при осуществлении образовательного процесса по дисциплине.

Перечень используемого программного обеспечения представлен в таблице 10.

Таблица 10- Перечень программного обеспечения

| № п/п | Наименование                                          |
|-------|-------------------------------------------------------|
| 1.    | Quartus II или Quartus Prime Web Edition (9.0 и выше) |

8.2. Перечень информационно-справочных систем, используемых при осуществлении образовательного процесса по дисциплине

Перечень используемых информационно-справочных систем представлен в таблице 11.

Таблица 11- Перечень информационно-справочных систем

| № п/п | Наименование     |
|-------|------------------|
|       | Не предусмотрено |

Состав материально-технической базы, необходимой для осуществления образовательного процесса по дисциплине, представлен в таблице12.

Таблица 12 – Состав материально-технической базы

| <b>№</b><br>п/п | Наименование составной части материально-технической базы | Номер аудитории<br>(при необходимости) |
|-----------------|-----------------------------------------------------------|----------------------------------------|
| 1               | Система дистанционного обучения ГУАП (СДО ГУАП) –         |                                        |
|                 | lms.guap.ru                                               |                                        |

- 10. Оценочные средства для проведения промежуточной аттестации
- 10.1. Состав оценочных средствдля проведения промежуточной аттестации обучающихся по дисциплине приведен в таблице 13.

Таблица 13 – Состав оценочных средств для проведения промежуточной аттестации

| Вид промежуточной аттестации | Перечень оценочных средств |
|------------------------------|----------------------------|
| Дифференцированный зачёт     | Тесты;                     |
| Зачет                        | Тесты;                     |

10.2. В качестве критериев оценки уровня сформированности (освоения) компетенций обучающимися применяется 5-балльная шкала оценки сформированности компетенций, которая приведена в таблице 14. В течение семестра может использоваться 100-балльная шкала модульно-рейтинговой системы Университета, правила использования которой, установлены соответствующим локальным нормативным актом ГУАП.

Таблица 14 – Критерии оценки уровня сформированности компетенций

| Оценка компетенции               | Характеристика сформированных компетенций                                                                                                                                                                                                                                                                                                                                                                                                                                         |  |  |
|----------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|
| 5-балльная шкала                 | <b>Харак геристика сформированных компетенции</b>                                                                                                                                                                                                                                                                                                                                                                                                                                 |  |  |
| «отлично»<br>«зачтено»           | <ul> <li>обучающийся глубоко и всесторонне усвоил программный материал;</li> <li>уверенно, логично, последовательно и грамотно его излагает;</li> <li>опираясь на знания основной и дополнительной литературы, тесно привязывает усвоенные научные положения с практической деятельностью направления;</li> <li>умело обосновывает и аргументирует выдвигаемые им идеи;</li> <li>делает выводы и обобщения;</li> </ul>                                                            |  |  |
| «хорошо»<br>«зачтено»            | <ul> <li>свободно владеет системой специализированных понятий.</li> <li>обучающийся твердо усвоил программный материал, грамотно и по существу излагает его, опираясь на знания основной литературы;</li> <li>не допускает существенных неточностей;</li> <li>увязывает усвоенные знания с практической деятельностью направления;</li> <li>аргументирует научные положения;</li> <li>делает выводы и обобщения;</li> <li>владеет системой специализированных понятий.</li> </ul> |  |  |
| «удовлетворительно»<br>«зачтено» | <ul> <li>обучающийся усвоил только основной программный материал, по существу излагает его, опираясь на знания только основной литературы;</li> <li>допускает несущественные ошибки и неточности;</li> <li>испытывает затруднения в практическом применении знаний направления;</li> <li>слабо аргументирует научные положения;</li> <li>затрудняется в формулировании выводов и обобщений;</li> <li>частично владеет системой специализированных понятий.</li> </ul>             |  |  |

| Оценка компетенции                    | Vanayaranyaranya ah an ara ananya wa                                                                                                                                                                                                                                                                                      |  |  |  |  |
|---------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--|--|--|--|
| 5-балльная шкала                      | Характеристика сформированных компетенций                                                                                                                                                                                                                                                                                                                     |  |  |  |  |
| «неудовлетворительно»<br>«не зачтено» | <ul> <li>обучающийся не усвоил значительной части программного материала;</li> <li>допускает существенные ошибки и неточности при рассмотрении проблем в конкретном направлении;</li> <li>испытывает трудности в практическом применении знаний;</li> <li>не может аргументировать научные положения;</li> <li>не формулирует выводов и обобщений.</li> </ul> |  |  |  |  |

10.3. Типовые контрольные задания или иные материалы. Вопросы (задачи) для экзамена представлены в таблице 15.

Таблица 15 – Вопросы (задачи) для экзамена

| № п/п | Перечень вопросов (задач) для экзамена | Код<br>индикатора |
|-------|----------------------------------------|-------------------|
|       | Учебным планом не предусмотрено        |                   |

Вопросы (задачи) для зачета / дифф. зачета представлены в таблице 16.

Таблица 16 – Вопросы (задачи) для зачета / дифф. зачета

| № п/п      | Перечень вопросов (задач) для зачета / дифф. зачета     | Код        |
|------------|---------------------------------------------------------|------------|
| J 12 11/11 | пере тепь вопросов (зада т) для за тета / дифф. за тета | индикатора |
|            | Учебным планом не предусмотрено                         | УК-6.3.1   |
|            |                                                         | УК-6.3.2   |
|            |                                                         | УК-6.У.1   |
|            |                                                         | УК-6.У.2   |
|            |                                                         | УК-6.В.1   |
|            |                                                         | УК-6.В.2   |

Перечень тем для курсового проектирования/выполнения курсовой работы представлены в таблице 17.

Таблица 17 – Перечень тем для курсового проектирования/выполнения курсовой работы

| № п/п                           | Примерный перечень тем для курсового проектирования/выполнения курсовой работы |
|---------------------------------|--------------------------------------------------------------------------------|
| Учебным планом не предусмотрено |                                                                                |

Вопросы для проведения промежуточной аттестации в виде тестирования представлены в таблице 18.

Таблица 18 – Примерный перечень вопросов для тестов

| I aomin         | да то ттримеривии перетенв вопросов для тестов                                                                                                                                                                                  |                   |
|-----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------|
| <b>№</b><br>п/п | Примерный перечень вопросов для тестов                                                                                                                                                                                          | Код<br>индикатора |
| 1.              | Прочитайте текст и выберите один правильный ответ.                                                                                                                                                                              | УК-6.3.1          |
|                 | Определите, какой блок ПЛИС архитектуры FPGA основан на применении структуры данных Look-Up Table.  1) Конфигурируемый логический блок 2) Блок цифровой обработки сигналов 3) Трассировочные ресурсы 4) Конфигурационная память |                   |
| 2.              | Прочитайте текст и выберите один правильный ответ.                                                                                                                                                                              | УК-6.3.2          |
|                 | Выберите из перечисленных инструментов САПР Quartus тот,                                                                                                                                                                        |                   |

|    | коде портов на выводы платы FPGA.  1) Pin Planner                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |           |
|----|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|
|    | 2) RTL Viewer                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |           |
|    | 3) State Machine Viewer                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |           |
|    | 4) Modelsim-Altera                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |           |
| 3. | Прочитайте текст и выберите один правильный ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | УК-6.3.2  |
| 3. | Выберите правильную последовательность действий, которую нужно произвести для проверки пути к Modelsim-Altera, ошибка в котором может привести к невозможности процедуры компьютерного тестирования разработанного цифрового устройства.  1) Tools -> Options -> EDA Tool Options->Modelsim-Altera 2) Tools -> Options -> Libraries->Modelsim-Altera                                                                                                                                                                    | y K-0.3.2 |
|    | <ul> <li>3) Assignments -&gt; Options -&gt; Processing-&gt;Modelsim-Altera</li> <li>4) Assignments -&gt; Options -&gt; EDA Tool Options-&gt;Modelsim-Altera</li> </ul>                                                                                                                                                                                                                                                                                                                                                  |           |
| 4. | Прочитайте текст и выберите один правильный ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | УК-6.3.1  |
|    | Определите, какая математическая операция лежит в основе блоков цифровой обработки сигналов ПЛИС архитектуры FPGA.  1) Сложение с накоплением                                                                                                                                                                                                                                                                                                                                                                           |           |
|    | 2) Возведение в степень                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |           |
|    | 3) Умножение с накоплением                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |           |
|    | 3) Умножение с накоплением 4) Деление                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |           |
| 5. | Прочитайте текст и выберите один правильный ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | УК-6.3.1  |
|    | Найдите среди предложенных терминов базовую единицу описания в проекте на языке описания аппаратуры Verilog.  1) Файл верхнего уровня 2) Модуль 3) Порт 4) Логический вентиль                                                                                                                                                                                                                                                                                                                                           |           |
| 6. | Прочитайте текст и выберите один правильный ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | УК-6.3.2  |
|    | Выберите верное утверждение, касающееся правил именования в языке описания аппаратуры Verilog.  1) В именах модулей, портов и переменных на Verilog HDL нельзя использовать ключевые слова, они могут быть только составной частью имени.  2) Имена модулей, портов и переменных на Verilog HDL могут состоять только из латинских букв и цифр.  3) Имена модулей, портов и переменных на Verilog HDL могут состоять из букв латиницы и кириллицы, а также цифр.  4) Цифры и знак \$ могут быть первыми в имени модуля, |           |
|    | порта или переменной на Verilog HDL.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 1         |
| 7. | Прочитайте текст, выберите правильные варианты ответа и                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | УК-6.3.1  |

| Определите, какие из перечисленных свойств и огранич относятся к функции на языке описания аппаратуры Ve 1) Должна выполняться за нулевой промежуток модельного времени. 2) Не может содержать операторов задержки или контроля событий. 3) Может изменять состояние переменных. 4) Всегда возвращает в качестве результата только значение. 5) Список формальных параметров может содержа аргументы типа output или inout. 8. Прочитайте текст, выберите правильные варианты ответа запишите аргументы, обосновывающие выбор ответов | erilog.        |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|
| <ol> <li>Должна выполняться за нулевой промежуток модельного времени.</li> <li>Не может содержать операторов задержки или контроля событий.</li> <li>Может изменять состояние переменных.</li> <li>Всегда возвращает в качестве результата только значение.</li> <li>Список формальных параметров может содержа аргументы типа output или inout.</li> <li>Прочитайте текст, выберите правильные варианты ответа.</li> </ol>                                                                                                           | о одно         |
| модельного времени. 2) Не может содержать операторов задержки или контроля событий. 3) Может изменять состояние переменных. 4) Всегда возвращает в качестве результата только значение. 5) Список формальных параметров может содержа аргументы типа output или inout.  8. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                        |                |
| <ol> <li>Не может содержать операторов задержки или контроля событий.</li> <li>Может изменять состояние переменных.</li> <li>Всегда возвращает в качестве результата только значение.</li> <li>Список формальных параметров может содержа аргументы типа output или inout.</li> <li>Прочитайте текст, выберите правильные варианты ответа.</li> </ol>                                                                                                                                                                                 |                |
| контроля событий.  3) Может изменять состояние переменных.  4) Всегда возвращает в качестве результата только значение.  5) Список формальных параметров может содержа аргументы типа output или inout.  8. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                                                                                       |                |
| <ul> <li>3) Может изменять состояние переменных.</li> <li>4) Всегда возвращает в качестве результата только значение.</li> <li>5) Список формальных параметров может содержа аргументы типа output или inout.</li> <li>8. Прочитайте текст, выберите правильные варианты ответа.</li> </ul>                                                                                                                                                                                                                                           |                |
| <ul> <li>4) Всегда возвращает в качестве результата только значение.</li> <li>5) Список формальных параметров может содержа аргументы типа output или inout.</li> <li>8. Прочитайте текст, выберите правильные варианты ответа.</li> </ul>                                                                                                                                                                                                                                                                                            |                |
| значение. 5) Список формальных параметров может содержа аргументы типа output или inout. 8. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                                                                                                                                                                                                       |                |
| <ul><li>5) Список формальных параметров может содержа аргументы типа output или inout.</li><li>8. Прочитайте текст, выберите правильные варианты ответа.</li></ul>                                                                                                                                                                                                                                                                                                                                                                    | IT.            |
| аргументы типа output или inout.  8. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                                                                                                                                                                                                                                                              | ITL            |
| 8. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                |
| запишите аргументы, обосновывающие выбор ответов                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | ета и УК-6.3.2 |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                |
| Выберите из перечисленных технологий развития FPG.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | А те,          |
| которые относится к совершенствованиям технологий                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |                |
| производства.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |                |
| 1) Технология SSI (Stacked Silicon Interconnect)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                |
| 2) Применение DSP Builder в Matlab                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |                |
| 3) Распространение программируемых систем на                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                |
| кристалле                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                |
| 4) Разработка 3D-FPGA                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |                |
| 5) Повышение уровня абстракции описания цифро                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | вого           |
| устройства                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                |
| 9. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | ета и УК-6.3.1 |
| запишите аргументы, обосновывающие выбор ответов                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |                |
| Определите, какие из перечисленные конструкций язы                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | ка             |
| описания аппаратуры Verilog являются несинтезируемн                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                |
| 1) Initial                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                |
| 2) Input                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                |
| 3) Wire                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                |
| 4) Repeat                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |                |
| 5) \$display                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                |
| 10. Прочитайте текст, выберите правильные варианты отве                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | ета и УК-6.3.2 |
| запишите аргументы, обосновывающие выбор ответов                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 5 TC 0.3.2     |
| Sammare aprijatenta, eccencessisarentae siscep eriseres                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                |
| Определите, какие из перечисленных свойств и огранич                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | чений          |
| относятся к задаче (task) на языке описания аппаратурь                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |                |
| Verilog.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |                |
| 1) Должна выполняться за нулевой промежуток                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                |
| модельного времени.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |                |
| 2) Может изменять состояние переменных.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |                |
| 3) Всегда возвращает в качестве результата только                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | олно           |
| значение.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | - 7            |
| 4) Список формальных параметров может содержа                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | ть             |
| аргументы типа output или inout.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | ,              |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | олно           |
| <ul> <li>5) Всегла возвращает в качестве результата только.</li> </ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                | -A110          |
| 5) Всегда возвращает в качестве результата только значение                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |                |
| значение.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | -та и VK-6 3 1 |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |                |

|     |         |                                    |        |                          | T        |
|-----|---------|------------------------------------|--------|--------------------------|----------|
|     | Опреде  |                                    |        |                          |          |
|     |         | ия аппаратуры Verilog              |        |                          |          |
|     |         | Input                              |        |                          |          |
|     |         | \$fopen                            |        |                          |          |
|     |         | Reg                                |        |                          |          |
|     |         | Repeat                             |        |                          |          |
|     |         | Wire                               |        |                          |          |
| 12. | _       | _                                  | _      | льные варианты ответа и  | УК-6.3.1 |
|     | запиши  | те аргументы, обосно               | выван  | ощие выбор ответов       |          |
|     |         |                                    |        |                          |          |
|     |         |                                    |        | ифрового устройства на   |          |
|     |         |                                    | х логі | ического и физического   |          |
|     | синтеза |                                    |        |                          |          |
|     |         | Распределение                      |        |                          |          |
|     |         | Генерирование файла                | конфі  | игурации                 |          |
|     | ,       | Реализация                         |        |                          |          |
|     |         | Грассировка                        |        |                          |          |
| 10  |         | Верификация                        |        | TA V                     | NIC (NI  |
| 13. | -       | _                                  |        | с соответствие. К каждой | УК-6.У.1 |
|     | позици  |                                    | лево   |                          |          |
|     |         |                                    |        | правом столбце. Запишите |          |
|     | выоран  | ные цифры под соотво               | етству | ующими оуквами.          |          |
|     | C       |                                    |        |                          |          |
|     |         |                                    |        | ответствующим ему типом  |          |
|     | данных  | сигнала на языке опи               | сания  | ганпаратуры vernog.      |          |
|     | Tr      |                                    |        | T                        |          |
|     | 1       | гория порта модуля                 | Α      | Тип данных (сигнал)      |          |
|     | 1       | Входной порт                       | A      | Внутри модуля - только   |          |
|     |         | (input)                            |        | wire, а вне модуля - как |          |
|     | 2       | Dimonyay wasa                      | Г      | wire, так и reg.         |          |
|     | 2       | Выходной порт                      | Б      | Внутри модуля - как      |          |
|     |         | (output)                           |        | wire, так и reg, а вне   |          |
|     | 2       | Пътителни                          | D      | модуля – только wire     |          |
|     | 3       | Двунаправленный                    | В      | Внутри и вне модуля -    |          |
| 4.4 |         | порт (inout)                       |        | только wire              | NIC (NO  |
| 14. | -       | •                                  |        | е соответствие. К каждой | УК-6.У.2 |
|     | позици  |                                    | левог  |                          |          |
|     |         |                                    |        | правом столбце. Запишите |          |
|     | выоран  | ные цифры под соотво               | етству | ующими оуквами.          |          |
|     | Coomy   | auma muu dayyaa <del>sa</del> assa | 70 P C | ATID Quartus a area      |          |
|     |         | сите тип файла проект              | авС    | ATTE Quartus c ero       |          |
|     | назначе | ∟нисм.                             |        |                          |          |
|     |         | Тип фойдо                          |        | Цариамачиа               |          |
|     | 1       | Тип файла                          | Α.     | Назначение               |          |
|     | 1       | Vector                             | A      | Функциональное и         |          |
|     |         | Waveform/University                |        | временное                |          |
|     |         | Program File (.VWF)                |        | моделирование с          |          |
|     |         |                                    |        | помощью                  |          |
|     |         |                                    |        | графического             |          |
|     |         |                                    |        | редактора                |          |
|     |         |                                    |        | временных                |          |
|     | 1       | I                                  |        | диаграмм                 | i        |

|     |        |                         | 1       |                                |            |
|-----|--------|-------------------------|---------|--------------------------------|------------|
|     | 2      | State Machine File      | Б       | Формирование                   |            |
|     |        | (.SMF)                  |         | диаграммы                      |            |
|     |        |                         |         | состояний и графа              |            |
|     |        |                         |         | переходов                      |            |
|     |        |                         |         | конечного                      |            |
|     |        |                         |         | автомата                       |            |
|     | 3      | Block                   | В       | Разработка схемы               |            |
|     |        | diagram/Schematic       |         | устройства в                   |            |
|     |        | File (.BDF)             |         | графическом                    |            |
|     |        | THE (IBBT)              |         | редакторе                      |            |
|     | 4      | Project File (.QPF)     | Γ       | Общий файл                     |            |
|     |        | Troject The (.Q11)      | 1       | проекта                        |            |
| 15. | Прош   | TOTAL TOTAL             | HTO OO  |                                | й УК-6.У.2 |
| 13. | 1      | итайте текст и установ  |         |                                |            |
|     | позиц  | , , ,                   | евом    | столбце, подберите             |            |
|     |        | етствующую позицию 1    |         |                                |            |
|     | выора  | нные цифры под соответо | ствуюш  | ими оуквами.                   |            |
|     |        |                         |         | CATTO O                        |            |
|     |        | есите инструмент проект | ировані | ия CAHP Quartus с его          |            |
|     | назнач | нением.                 |         |                                |            |
|     |        |                         | 1       |                                | 1          |
|     | Инст   | грумент проектирования  |         | Назначение                     |            |
|     | 1      | Pin Planner             | A       | Управление                     |            |
|     |        |                         |         | трассировкой                   |            |
|     |        |                         |         | (маппингом) входов             |            |
|     |        |                         |         | и выходов                      |            |
|     |        |                         |         | разрабатываемой                |            |
|     |        |                         |         | схемы на                       |            |
|     |        |                         |         | физические выводы              |            |
|     |        |                         |         | FPGA                           |            |
|     | 2      | RTL Viewer              | Б       | Визуализация                   |            |
|     |        | Terra viewer            | 1       | структуры                      |            |
|     |        |                         |         | цифрового проекта              |            |
|     |        |                         |         | на основе                      |            |
|     |        |                         |         | комбинационной                 |            |
|     |        |                         |         | •                              |            |
|     |        |                         |         | логики, регистров и их связей. |            |
|     | 2      | MagaWigand Dive in      | D       |                                |            |
|     | 3      | MegaWizard Plug-in      | В       | Приложение с                   |            |
|     |        |                         |         | графическим                    |            |
|     |        |                         |         | интерфейсом,                   |            |
|     |        |                         |         | предназначенное для            |            |
|     |        |                         |         | генерации                      |            |
|     |        |                         |         | различных модулей              |            |
|     |        |                         |         | ИЗ                             |            |
|     |        |                         |         | специализированны              |            |
|     |        |                         |         | х шаблонов –                   |            |
|     |        |                         |         | мегафункций                    |            |
|     | 4      | Platform Designer       | Γ       | Инструмент,                    |            |
|     |        |                         |         | который                        |            |
|     |        |                         |         | предназначен для               |            |
|     |        |                         |         | интеграции                     |            |
|     |        |                         |         | специализированны              |            |
|     |        |                         |         | х шаблонов – IP-               |            |
|     | L——    | 1                       |         | <del></del>                    | 1 1        |

|     |                   | _                                               |                     |                                       | , <u>, , , , , , , , , , , , , , , , , , </u> |
|-----|-------------------|-------------------------------------------------|---------------------|---------------------------------------|-----------------------------------------------|
|     |                   |                                                 |                     | блоков – в единое цифровое устройство |                                               |
| 1.6 | Пасти             |                                                 |                     |                                       | УК-6.У.1                                      |
| 16. |                   | тайте текст и установи                          |                     |                                       | УК-0.У.1                                      |
|     |                   | ии, данной в левом сто.                         |                     | -                                     |                                               |
|     |                   | тствующую позицию в                             |                     |                                       |                                               |
|     | выоран            | ные цифры под соотв                             | етствуюц            | цими буквами.                         |                                               |
|     | Сооти             |                                                 | <b>n</b> 0110000 11 | DWOTTOTHE DITOTHE                     |                                               |
|     |                   | есите утверждение о пр<br>енной с типом присваи |                     |                                       |                                               |
|     |                   | туры Verilog.                                   | вапил в л           | SDIKE OHNCAHIN                        |                                               |
|     |                   | Тип присваивания                                | Типп                | анных                                 |                                               |
|     | 1                 | Непрерывное                                     | А                   | Повторный расчет                      |                                               |
|     | 1                 | Пспрерывное                                     | Λ                   | переменной                            |                                               |
|     |                   |                                                 |                     | производится при                      |                                               |
|     |                   |                                                 |                     | изменениях любого                     |                                               |
|     |                   |                                                 |                     | из сигналов,                          |                                               |
|     |                   |                                                 |                     | участвующих в                         |                                               |
|     |                   |                                                 |                     | выражении, которое                    |                                               |
|     |                   |                                                 |                     | ее описывает.                         |                                               |
|     | 2                 | Блокирующее                                     | Б                   | Переменная сразу                      |                                               |
|     |                   | Блокпрующее                                     |                     | меняет свое                           |                                               |
|     |                   |                                                 |                     | значение. Значение                    |                                               |
|     |                   |                                                 |                     | может быть                            |                                               |
|     |                   |                                                 |                     | несколько раз                         |                                               |
|     |                   |                                                 |                     | переприсвоено                         |                                               |
|     |                   |                                                 |                     | внутри                                |                                               |
|     |                   |                                                 |                     | поведенческого                        |                                               |
|     |                   |                                                 |                     | блока.                                |                                               |
|     | 3                 | Неблокирующее                                   | В                   | Переменная меняет                     |                                               |
|     |                   |                                                 |                     | свое значение                         |                                               |
|     |                   |                                                 |                     | только в момент                       |                                               |
|     |                   |                                                 |                     | выхода из                             |                                               |
|     |                   |                                                 |                     | поведенческого                        |                                               |
|     |                   |                                                 |                     | блока.                                |                                               |
| 7.  | Прочи             | тайте текст и установи                          | те соотве           | етствие. К каждой                     | УК-6.У.1                                      |
|     | позици            | ии, данной в левом сто.                         | лбце, под           | берите                                |                                               |
|     |                   | тствующую позицию в                             |                     |                                       |                                               |
|     | выбраг            | нные цифры под соотв                            | етствуюц            | цими буквами.                         |                                               |
|     |                   |                                                 |                     |                                       |                                               |
|     |                   | есите уровень предстан                          |                     |                                       |                                               |
|     |                   | ием устройства на дан                           |                     |                                       |                                               |
|     | <u> </u>          | ень представления                               |                     | Утверждение                           |                                               |
|     | 1   По            | рведенческий А                                  |                     | ная информация о                      |                                               |
|     |                   |                                                 |                     | реннем строении                       |                                               |
|     |                   |                                                 | -                   | талла цифрового                       |                                               |
|     |                   |                                                 |                     | ойства: размеры                       |                                               |
|     |                   |                                                 |                     | вых элементов,                        |                                               |
|     |                   |                                                 |                     | метры сигнальных                      |                                               |
|     |                   |                                                 |                     | ий, их расположение на                |                                               |
|     | 2 4               |                                                 |                     | талле.                                |                                               |
|     | $2 \mid \Phi_{y}$ | ункциональный Е                                 | Cxen                | иотехническое                         |                                               |

|     |              |                         |                                         | описание устройства с        |          |  |
|-----|--------------|-------------------------|-----------------------------------------|------------------------------|----------|--|
|     |              |                         |                                         | применением транзисторов,    |          |  |
|     |              |                         |                                         | резисторов, конденсаторов    |          |  |
|     |              |                         |                                         | и проводящих линий.          |          |  |
|     | 3            | Логический              | В                                       | Описание устройства в        |          |  |
|     |              |                         |                                         | виде набора простейших       |          |  |
|     |              |                         |                                         | базовых логических           |          |  |
|     |              |                         |                                         | вентилей и связей между      |          |  |
|     |              |                         |                                         | ними.                        |          |  |
|     | 4            | Электрический           | Γ                                       | Внутренняя структура         |          |  |
|     | -            | Электрический           | 1                                       | проектируемого цифрового     |          |  |
|     |              |                         |                                         |                              |          |  |
|     |              |                         |                                         | устройства, состоящая из     |          |  |
|     |              |                         |                                         | блоков, поведение и          |          |  |
|     |              |                         |                                         | структура которых хорошо     |          |  |
|     |              |                         |                                         | известны.                    |          |  |
|     | 5            | Физический              | Д                                       | «Черный ящик» с              |          |  |
|     |              |                         |                                         | известным интерфейсом        |          |  |
|     |              |                         |                                         | внешних контактов.           |          |  |
| 18. | Пр           | очитайте текст и устано | вите (                                  | соответствие. К каждой       | УК-6.У.2 |  |
|     |              | виции, данной в левом с |                                         |                              |          |  |
|     |              |                         |                                         | оавом столбце. Запишите      |          |  |
|     |              | бранные цифры под сос   |                                         |                              |          |  |
|     | 221          | shammer duffer ned ee   | ,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,,, | 1291024111111 09112011111    |          |  |
|     | Co           | отнесите оператор язык  | а опи                                   | сания аппаратуры Verilog c   |          |  |
|     |              | назначением.            | a omi                                   | amapatyps vernog e           |          |  |
|     |              | Оператор Verilog HDL    |                                         | Назначение                   |          |  |
|     | 1            | >>                      | A                                       | Арифметический сдвиг         |          |  |
|     | 1            | <i>&gt;&gt;</i>         | A                                       |                              |          |  |
|     | 2            |                         | Г                                       | Вправо                       |          |  |
|     | 2            | <<                      | Б                                       | Конкатенация                 |          |  |
|     | 3            | <<<                     | В                                       | Арифметический сдвиг         |          |  |
|     |              |                         | _                                       | влево                        |          |  |
|     | 4            | {}                      | Γ                                       | Логический сдвиг влево       |          |  |
|     | 5            | >>>                     | Д                                       | Логический сдвиг вправо      |          |  |
| 19. | Пр           | очитайте текст и устано | вите 1                                  | последовательность. Запишите | УК-6.У.1 |  |
|     | coc          | тветствующую последо    | овател                                  | ьность букв слева направо.   |          |  |
|     |              |                         |                                         |                              |          |  |
|     | Уп           | орядочьте следующие з   | тапы                                    | развития архитектуры         |          |  |
|     |              | •                       |                                         | итегральных схем в порядке   |          |  |
|     | -            | появления от раннего к  |                                         | -                            |          |  |
|     |              | PLA                     | ,                                       | <b>,</b>                     |          |  |
|     |              | PAL                     |                                         |                              |          |  |
|     |              | CPLD                    |                                         |                              |          |  |
|     |              | FPGA                    |                                         |                              |          |  |
|     |              |                         |                                         |                              |          |  |
| 20  | /            | GAL                     |                                         | 2                            | NIC (NO  |  |
| 20. | -            | •                       |                                         | последовательность. Запишите | УК-6.У.2 |  |
|     | coc          | тветствующую последо    | овател                                  | ьность букв слева направо.   |          |  |
|     |              |                         |                                         |                              |          |  |
|     |              | орядочьте модули опис   |                                         | -                            |          |  |
|     | pea          | лизуемого в САПР, в п   | орядк                                   | е от высшего уровня иерархии |          |  |
|     | КН           | изшему:                 |                                         |                              |          |  |
|     | A)           | Базовый модуль          |                                         |                              |          |  |
|     |              | Субмодуль               |                                         |                              |          |  |
|     | р) Суомодуль |                         |                                         |                              |          |  |

|     | В) Головной модуль                                         |               |
|-----|------------------------------------------------------------|---------------|
|     | Г) Модуль-оболочка                                         |               |
| 21. | Прочитайте текст и установите последовательность. Запишите | УК-6.У.2      |
|     | соответствующую последовательность букв слева направо.     |               |
|     |                                                            |               |
|     | Упорядочьте элементы описания модуля на языке описания     |               |
|     | аппаратуры Verilog в порядке от объявления модуля до его   |               |
|     | закрытия:                                                  |               |
|     | А) Объявление портов                                       |               |
|     | Б) Объявление локальных параметров, сигналов и             |               |
|     | переменных                                                 |               |
|     | В) Синтезируемые конструкции                               |               |
|     | Г) Объявление глобальных параметров                        |               |
| 22. | Прочитайте текст и установите последовательность. Запишите | УК-6.У.1      |
| 22. | •                                                          | J IX-0. J . 1 |
|     | соответствующую последовательность букв слева направо.     |               |
|     | V                                                          |               |
|     | Упорядочьте этапы проектирования цифрового устройства на   |               |
|     | FPGA в порядке от начала проектирования до его завершения: |               |
|     | А) Спецификация цифрового устройства.                      |               |
|     | Б) Функциональное и структурное описание устройства.       |               |
|     | B) RTL-синтез.                                             |               |
|     | Г) Функциональное моделирование.                           |               |
|     | Д) Физический синтез, размещение и трассировка.            |               |
|     | Е) Тестирование и верификация.                             |               |
| 23. | Прочитайте текст и установите последовательность. Запишите | УК-6.У.2      |
|     | соответствующую последовательность букв слева направо.     |               |
|     |                                                            |               |
|     | Упорядочьте этапы формирования нового проекта в САПР       |               |
|     | Quartus в порядке от начала настройки файла проекта до её  |               |
|     | завершения:                                                |               |
|     | А) Ввод названия файла проекта, объекта верхнего уровня и  |               |
|     | выбор директории                                           |               |
|     | Б) Выбор типа проекта (пустой или на основе существующего  |               |
|     |                                                            |               |
|     | файла).                                                    |               |
|     | В) Добавление файлов и подключение библиотек в проект      |               |
|     | Г) Выбор типа микросхемы ПЛИС.                             |               |
|     | Д) Выбор инструментов моделирования.                       |               |
|     | Е) Проверка краткой информации о настройках проекта.       |               |
| 24. | Прочитайте текст и установите последовательность. Запишите | УК-6.У.1      |
|     | соответствующую последовательность букв слева направо.     |               |
|     |                                                            |               |
|     | Расставьте уровни представления цифрового устройства в     |               |
|     | порядке от наименее абстрактного к наиболее абстрактному:  |               |
|     |                                                            |               |
|     | А) Поведенческий                                           |               |
|     | Б) Функциональный                                          |               |
|     | В) Логический                                              |               |
|     | Г) Электрический                                           |               |
|     | Д) Физический                                              |               |
|     |                                                            | TITA C D A    |
| 25. | Прочитайте текст и запишите развернутый обоснованный       | УК-6.В.2      |

|     | Найдите ошибки в приведенном описании модуля полного восьмиразрядного шифратора на языке описания аппаратуры Verilog. Ответ обоснуйте.  1 module encoder  2 (input [7:0] a,  3 output reg [2:0] y);  4 always @(a)  5 begin  6 if (a == 7'b00000001) y = 0;  7 else if (a == 7'b00000010) y = 1;  8 else if (a == 7'b00000100) y = 2;  9 else if (a == 7'b00001000) y = 3;  10 else if (a == 7'b00010000) y = 5;  11 else if (a == 7'b01000000) y = 6;  12 else if (a == 7'b10000000) y = 7; |           |
|-----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------|
|     | else if (a == 7'b10000000) y = 7;                                                                                                                                                                                                                                                                                                                                                                                                                                                            |           |
|     | 14 else $y = 3$ 'bX;<br>15 end                                                                                                                                                                                                                                                                                                                                                                                                                                                               |           |
|     | 16 endmodule                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |           |
|     | 10 chamodule                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |           |
| 26. | Прочитайте текст и запишите развернутый обоснованный ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                  | УК-6.В.2  |
|     | Найдите ошибки в приведенном описании модуля счетчика на                                                                                                                                                                                                                                                                                                                                                                                                                                     |           |
|     | языке описания аппаратуры Verilog. Ответ обоснуйте.                                                                                                                                                                                                                                                                                                                                                                                                                                          |           |
|     | ASSACE OHNOMINA MINICIPAL SPECIOG. OTBOT OCCUPATION.                                                                                                                                                                                                                                                                                                                                                                                                                                         |           |
|     | 1 module counter (clk, reset, enable, count);                                                                                                                                                                                                                                                                                                                                                                                                                                                |           |
|     | 2 input clk, reset, enable;                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |           |
|     | 3 output [4:0] count;                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |           |
|     | 4 reg [4:0] count;                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |           |
|     | 5 always @ (posedge clk)                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |           |
|     | 6 if $((reset == 1'b1) \text{ or } (count == 4'd10)) \text{ begin}$                                                                                                                                                                                                                                                                                                                                                                                                                          |           |
|     | 7 $\operatorname{count} \leq 0;$                                                                                                                                                                                                                                                                                                                                                                                                                                                             |           |
|     | 8 end else if ( enable == 1'b1) begin                                                                                                                                                                                                                                                                                                                                                                                                                                                        |           |
|     | 9 $\operatorname{count} \leq \operatorname{count} + 1;$                                                                                                                                                                                                                                                                                                                                                                                                                                      |           |
|     | 10 end                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |           |
|     | 11 endmodule                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |           |
| 27. | Прочитайте текст и запишите развернутый обоснованный ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                  | УК-6.В.1  |
|     | Покажите, в чем заключается различие между результатами                                                                                                                                                                                                                                                                                                                                                                                                                                      |           |
|     | применения операторов арифметического и логического                                                                                                                                                                                                                                                                                                                                                                                                                                          |           |
|     | сдвига на языке Verilog.                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |           |
| 28. |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | УК-6.В.1  |
|     | ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |           |
|     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |           |
|     | Покажите, в чем заключается различие между результатами                                                                                                                                                                                                                                                                                                                                                                                                                                      |           |
|     | применения операторов побитового и логического И на языке                                                                                                                                                                                                                                                                                                                                                                                                                                    |           |
| 20  | Verilog.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | MIC C D 2 |
| 29. | 1 1 2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | УК-6.В.2  |
|     | ответ.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |           |
|     |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |           |

|     | Распишите ограничения для функции на языке описания  |          |
|-----|------------------------------------------------------|----------|
|     | аппаратуры Verilog.                                  |          |
| 30. | Прочитайте текст и запишите развернутый обоснованный | УК-6.В.1 |
|     | ответ.                                               |          |
|     |                                                      |          |
|     | Распишите ключевые особенности архитектуры FPGA,     |          |
|     | отличающие ее от других ПЛИС.                        |          |

Ключи правильных ответов на тесты размещены в Приложении 1 к РПД и находятся у специалистов по УМР кафедры 41, заместителя заведующего кафедрой и руководителя образовательной программы. Система оценивания тестовых заданий показана в таблице 18.1

Таблица 18.1 – Система оценивания тестовых заданий

| № | Указания по оцениванию          | Результат оценивания                 |
|---|---------------------------------|--------------------------------------|
|   |                                 | (баллы, полученные за выполнение \   |
|   |                                 | характеристика правильности ответа)  |
| 1 | Задание закрытого типа на       | Полное совпадение с верным ответом   |
|   | установление соответствия       | оценивается 1 баллом, неверный ответ |
|   | считается верным, если          | или его отсутствие – 0 баллов (либо  |
|   | установлены все соответствия    | указывается «верно» \ «неверно»)     |
|   | (позиции из одного столбца      |                                      |
|   | верно сопоставлены с позициями  |                                      |
|   | другого столбца)                |                                      |
| 2 | Задание закрытого типа на       | Полное совпадение с верным ответом   |
|   | установление                    | оценивается 1 баллом, если допущены  |
|   | последовательности считается    | ошибки или ответ отсутствует – 0     |
|   | верным, если правильно указана  | баллов (либо указывается «верно»\    |
|   | вся последовательность цифр     | «неверно»)                           |
| 3 | Задание комбинированного типа   | Полное совпадение с верным ответом   |
|   | с выбором одного верного ответа | оценивается 1 баллом, неверный ответ |
|   | из четырех предложенных и       | или его отсутствие – 0 баллов (либо  |
|   | обоснованием выбора считается   | указывается «верно»\ «неверно»)      |
|   | верным, если правильно указана  |                                      |
|   | цифра и приведены конкретные    |                                      |
|   | аргументы, используемые при     |                                      |
|   | выборе ответа                   |                                      |
| 4 | Задание комбинированного типа   | Полное совпадение с верным ответом   |
|   | с выбором нескольких вариантов  | оценивается 1 баллом, если допущены  |
|   | ответа из предложенных и        | ошибки или ответ отсутствует – 0     |
|   | развернутым обоснованием        | баллов (либо указывается «верно»\    |
|   | выбора считается верным, если   | «неверно»)                           |
|   | правильно указаны цифры и       |                                      |
|   | приведены конкретные            |                                      |
|   | аргументы, используемые при     |                                      |
|   | выборе ответов                  |                                      |
| 5 | Задание открытого типа с        | Правильный ответ за задание          |
|   | развернутым ответом считается   | оценивается в 3 балла, если допущена |
|   | верным, если ответ совпадает с  | одна ошибка \ неточность \ ответ     |
|   | эталонным по содержанию и       | правильный, но не полный - 1 балл,   |
|   | полноте                         | если допущено более 1 ошибки \ ответ |
|   |                                 | неправильный \ ответ отсутствует – 0 |
|   |                                 | баллов (либо указывается «верно»\    |

|  | «неверно») |
|--|------------|
|  |            |
|  |            |

Инструкция по выполнению тестового задания находится в таблице 18.2.

Таблица 18.2 - Инструкция по выполнению тестового задания

| No | Тип задания                                                                                                           | Инструкция                                                                                                                                        |  |
|----|-----------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|--|
| 1  | Задание закрытого типа на установление соответствия                                                                   | Прочитайте текст и установите соответствие.<br>К каждой позиции, данной в левом столбце,<br>подберите соответствующую позицию в<br>правом столбце |  |
| 2  | Задание закрытого типа на установление последовательности                                                             | Прочитайте текст и установите последовательность Запишите соответствующую последовательность букв слева направо                                   |  |
| 3  | Задание комбинированного типа с выбором одного верного ответа из четырех предложенных и обоснованием выбора           | Прочитайте текст, выберите правильный ответ и запишите аргументы, обосновывающие выбор ответа                                                     |  |
| 4  | Задание комбинированного типа с выбором нескольких вариантов ответа из предложенных и развернутым обоснованием выбора | Прочитайте текст, выберите правильные варианты ответа и запишите аргументы, обосновывающие выбор ответов                                          |  |
| 5  | Задание открытого типа с развернутым ответом                                                                          | Прочитайте текст и запишите развернутый обоснованный ответ                                                                                        |  |

Перечень тем контрольных работ по дисциплине обучающихся заочной формы обучения, представлены в таблице 19.

Таблица 19 – Перечень контрольных работ

| 1 40311  | олица 17 – Перечень контрольных расот                                      |  |  |  |  |  |
|----------|----------------------------------------------------------------------------|--|--|--|--|--|
| №<br>п/п | Перечень контрольных работ                                                 |  |  |  |  |  |
|          | Семестр 5                                                                  |  |  |  |  |  |
| 1        | Особенности различных архитектур ПЛИС (проверяется тестами)                |  |  |  |  |  |
|          | Основы автоматизированного проектирования цифровых устройств на FPGA       |  |  |  |  |  |
|          | (проверяется тестами)                                                      |  |  |  |  |  |
|          | Разработка комбинационного устройства в графическом редакторе САПР Quartus |  |  |  |  |  |
|          | (проверяется тестами)                                                      |  |  |  |  |  |
|          | Разработка последовательностного устройства в графическом редакторе САПР   |  |  |  |  |  |
|          | Quartus (проверяется тестами)                                              |  |  |  |  |  |
|          | Решение задач программирования на языке описания аппаратуры Verilog HDL    |  |  |  |  |  |
|          | (проверяется тестами)                                                      |  |  |  |  |  |
|          | Семестр 6                                                                  |  |  |  |  |  |
| 2        | Разработка комбинационного устройства на языке Verilog HDL в САПР Quartus  |  |  |  |  |  |
|          | Разработка последовательностного устройства на языке Verilog HDL в САПР    |  |  |  |  |  |
|          | Quartus Тестирование и верификация работы устройства в САПР Quartus        |  |  |  |  |  |
|          |                                                                            |  |  |  |  |  |

10.4. Методические материалы, определяющие процедуры оценивания индикаторов, характеризующих этапы формирования компетенций, содержатся в локальных нормативных актах ГУАП, регламентирующих порядок и процедуру проведения текущего контроля успеваемости и промежуточной аттестации обучающихся ГУАП.

#### 11. Методические указания для обучающихся по освоению дисциплины

11.1. Методические указания для обучающихся по освоению лекционного материала.

Основное назначение лекционного материала — логически стройное, системное, глубокое и ясное изложение учебного материала. Назначение современной лекции в рамках дисциплины не в том, чтобы получить всю информацию по теме, а в освоении фундаментальных проблем дисциплины, методов научного познания, новейших достижений научной мысли. В учебном процессе лекция выполняет методологическую, организационную и информационную функции. Лекция раскрывает понятийный аппарат конкретной области знания, её проблемы, дает цельное представление о дисциплине, показывает взаимосвязь с другими дисциплинами.

Планируемые результаты при освоении обучающимися лекционного материала:

- получение современных, целостных, взаимосвязанных знаний, уровень которых определяется целевой установкой к каждой конкретной теме;
  - получение опыта творческой работы совместно с преподавателем;
- развитие профессионально-деловых качеств, любви к предмету и самостоятельного творческого мышления.
  - появление необходимого интереса, необходимого для самостоятельной работы;
- получение знаний о современном уровне развития науки и техники и о прогнозе их развития на ближайшие годы;
- научиться методически обрабатывать материал (выделять главные мысли и положения, приходить к конкретным выводам, повторять их в различных формулировках);
  - получение точного понимания всех необходимых терминов и понятий.

Лекционный материал может сопровождаться демонстрацией слайдов и использованием раздаточного материала при проведении коротких дискуссий об особенностях применения отдельных тематик по дисциплине.

Структура предоставления лекционного материала:

Раздел 1. Введение в программируемые логические интегральные схемы

Тема 1.1. Системы-на-кристалле и ПЛИС: основные понятия и история развития.

Понятия «система-на-кристалле» и «программируемая логическая интегральная схема» (ПЛИС). История развития ПЛИС. Архитектуры PLA, PAL, GAL, SPLD, CPLD.

Tema 1.2. Особенности архитектуры FPGA. Конфигурируемый логический блок. Look-up table»

Архитектура FPGA. Отличия от CPLD. Островная архитектура и ASMBL. Конфигурируемый логический блок. Look-up table (LUT). Программирование LUT. Примеры логических элементов FPGA различных семейств.

Тема 1.3. Особенности архитектуры FPGA. Блоки ввода-вывода, трассировочные ресурсы, блоки специального назначения

Блоки ввода-вывода и их связь с конфигурируемыми логическими блоками. Трассировочные ресурсы, их виды. Блоки специального назначения: блочное ОЗУ, блоки цифровой обработки сигналов (ЦОС), микропроцессорные ядра, софт-процессоры.

Тема 1.4 Области применения FPGA и направления развития.

Применение FPGA: устройства ЦОС, высокоскоростная передача данных, реализация нейронных процессоров и моделирование квантовых вычислений, обработка радиолокационной информации. Совершенствование технологий производства:3D-FPGA, SSI, EMIB. Оптимизация трассировочных ресурсов. Повышение уровня абстракции описаний устройств. Программируемые системы на кристалле для организации высокопроизводительной обработки данных.

Раздел 2. Этапы проектирования цифрового устройства на FPGA

Тема 2.1. Уровни проектирования цифровых устройств

Поведенческий уровень. Функциональный уровень. Логический уровень. Электрический уровень. Физический уровень. Базис проектирования.

Тема 2.2 Этапы проектирования цифровых устройств на FPGA. Способы описания цифровых схем

Жизненный цикл цифровой системы. Этапы проектирования цифровых устройств на FPGA. Способы описания цифровых схем: графические и на языках описания аппаратуры. RTL-модель.

Раздел 3. Среда автоматизированного проектирования Quartus

Тема 3.1 Начало работы над проектом в САПР Quartus

Начало работы над проектом в САПР Quartus. Установка и создание первого проекта.

Тема 3.2. Утилиты для описания цифровых устройств в среде Quartus

Утилиты для описания цифровых устройств в САПР Quartus. State Machine viewer. RTL-viewer. Pin Planner. Modelsim.

Тема 3.3 Проектирование схемы простейшего цифрового устройства с помощью графического редактора схем в Quartus

Проектирование простейшего цифрового устройства из логических вентилей с помощью графического редактора Quartus. Реализация на примере всех этапов проектирования. Проверка таблицы истинности полученного устройства. Применение мегафункции как готового цифрового функционального блока.

Раздел 4. Введение в языки описания аппаратуры (HDL)

Тема 4.1 История возникновения HDL, основные понятия и базовые концепции. Иерархия проекта на HDL

История возникновения HDL, основные понятия и базовые концепции. AHDL, VHDL, Verilog HDL. Иерархия проекта на HDL. Модуль как основная единица иерархии. Синтезируемые модули. Среда тестирования.

Тема 4.2 Язык описания аппаратуры Verilog HDL.

Особенности и отличия Verilog HDL. Синтаксис. Типы данных. Ключевые операторы: assign, always, if-else, case и др. Список чувствительности модуля. Непрерывное, блокирующее и неблокирующее присваивание. Стандарт SystemVerilog. Решение простейших задач программирования на языке Verilog HDL.

- Раздел 5. Проектирование сложных цифровых устройств на FPGA с применением языков описания аппаратуры
- Тема 5.1. Принципы проектирования устройств на FPGA с применением языков описания аппаратуры

Ключевые принципы проектирования на языках описания аппаратуры. Параллелизм как базовый принцип проектирования цифровых устройств на FPGA.

Teмa 5.2. Проектирование цифровых функциональных узлов комбинаторной логики на Verilog HDL.

Проектирование цифровых функциональных узлов комбинационной логики на Verilog HDL: компаратор, сумматор, шифратор, дешифратор, мультиплексор, демультиплексор, преобразователь кода и др.

Tema 5.3. Проектирование цифровых функциональных узлов последовательностной логики на Verilog HDL.

Проектирование цифровых функциональных узлов последовательностной логики на Verilog HDL: триггер, регистр, счетчик, модуль памяти, модуль счета и др.

Тема 5.4. Библиотеки готовых компонентов на Verilog HDL.

Шаблоны. Мегафункции на языке описания аппаратуры. *IP*-ядра.

Тема 5.5. Функции, задачи и сценарии. Их применение в проектировании на FPGA

Функции, задачи и сценарии: отличия, особенности, применение в проектировании устройств на FPGA.

Тема 5.6. Подключение периферийных устройств к FPGA.

Подключение периферийных устройств (кнопки, дисплеи, генераторы сигналов и др.) к ПЛИС на примере отладочной платы Terasic DE2-115.

Раздел 6. Тестирование и верификация цифровых схем на языке описания annapamypы Verilog HDL

Тема 6.1. Основы функциональной верификации

Тестирование и верификация. Функциональная верификация. Особенности верификации на Verilog HDL. План тестирования и верификации работы устройства.

Tema 6.2. Testbench как основной инструмент тестирования и верификации цифрового устройства на FPGA.

Тестовый модуль (testbench) и его место в иерархии проекта. Основные операторы, используемые для написания testbench. Описание цифровых сигналов. Описание теста и работа с симулятором.

Курс размещён в системе дистанционного обучения ГУАП (СДО ГУАП).

Методические указания по освоению лекционного материала имеются в системе дистанционного обучения ГУАП (СДО ГУАП). Лекционный материал дисциплины представляется с применением электронного обучения, дистанционных образовательных технологий (онлайн-курс).

- 11.2. Методические указания для обучающихся по участию в семинарах (не предусмотрено учебным планом по данной дисциплине)
- 11.3. Методические указания для обучающихся по прохождению практических занятий

Практическое занятие является одной из основных форм организации учебного процесса, заключающаяся в выполнении обучающимися под руководством преподавателя комплекса учебных заданий с целью усвоения научно-теоретических основ учебной дисциплины, приобретения умений и навыков, опыта творческой деятельности.

Целью практического занятия для обучающегося является привитие обучающимся умений и навыков практической деятельности по изучаемой дисциплине.

Планируемые результаты при освоении обучающимся практических занятий:

- закрепление, углубление, расширение и детализация знаний при решении конкретных задач;
- развитие познавательных способностей, самостоятельности мышления, творческой активности;
- овладение новыми методами и методиками изучения конкретной учебной дисциплины;

- выработка способности логического осмысления полученных знаний для выполнения заданий;
- обеспечение рационального сочетания коллективной и индивидуальной форм обучения.

#### Требования к проведению практических занятий 5 семестра:

Студентам требуется выполнить следующие практические работы.

- 1. Введение в программируемые логические интегральные схемы. Особенности различных архитектур ПЛИС
- 2. Основы автоматизированного проектирования цифровых устройств на FPGA
- 3. Разработка комбинационного устройства в графическом редакторе САПР Ouartus
- 4. Разработка последовательностного устройства в графическом редакторе САПР Quartus
- 5. Разработка модуля счетного устройства с заданным алгоритмом работы в графическом редакторе САПР Quartus
- 6. Решение задач программирования на языке описания аппаратуры Verilog HDL

Студентам требуется предоставить отчеты по практическим работам № 3-6, так как навыки и умения, полученные при выполнении этих работ, помогут реализовать практико-ориентированный проект 6 семестра. В зависимости от уровня и полноты раскрытия темы студенты могут получить от 1 до 10 баллов за выполнение каждого задания. Набранные баллы суммируются и формируют итоговый балл при выставлении промежуточной аттестации по дисциплине в 5 семестре.

Выполнение работ № 1, 2 будет проверено с помощью тестовых заданий. Максимальный балл при проверке составит 10 баллов. При изменении количества тестовых мероприятий максимальный балл может быть скорректирован.

#### Требования к проведению практических занятий 6 семестра:

Студентам требуется выполнить пять практических работ, а также практикоориентированный проект. Его выполнение обязательно для получения дифференцированного зачета по дисциплине. Практико-ориентированный проект может быть выполнен индивидуально или в группе. При выполнении группой студентов одновременно будет проведено моделирование проектной работы по agile.

Студентам требуется выполнить следующие практические работы.

- 1. Принципы проектирования на языке Verilog HDL в среде автоматизированного проектирования Quartus
- 2. Разработка комбинационного устройства на языке описания аппаратуры Verilog HDL
- 3. Разработка последовательностного устройства на языке описания аппаратуры Verilog HDL
- 4. Проектирование типовых функциональных узлов на языке Verilog HDL с применением шаблонов и мегафункций
- 5. Реализация регистратора дребезга контактов для отладочной платы Terasic DE2-115

Студентам требуется предоставить отчеты по практическим работам, так как навыки и умения, полученные при выполнении этих работ, помогут реализовать практико-ориентированный проект. В зависимости от уровня и полноты раскрытия темы студенты могут получить от 1 до 10 баллов за выполнение каждого задания. Набранные баллы суммируются и формируют итоговый балл при выставлении промежуточной аттестации по дисциплине в 6 семестре.

Практико-ориентированный проект моделирует работу инженера в области разработки сложнофункциональных блоков или команды инженеров по проектированию сложнофункционального устройства, выбранного студентами самостоятельно из числа

предложенных. На первом этапе работы требуется разработать схему устройства в соответствии с описанием, приведенном в задании, и изобразить ее RTL-описание в графическом редакторе схем САПР Quartus или диаграмму состояний в утилите State machine viewer CAПР Quartus. На втором этапе работы по приведенному в задании описанию студентами создается проект заданного устройства на языке Verilog HDL. На третьем этапе работы студенты составляют тестовый план для результатов проектирования устройства, полученных на первом и втором этапе, с описанием процедуры тестирования. На этом этапе нужно продумать структуру и написать тестовый модуль (testbench) на языке Verilog HDL. Допускается провести процедуру тестирования без написания testbench; вместо него в этом случае используется файл формата vwf, однако привести план тестирования – обязательное условие.

Таким образом, в ходе выполнения практико-ориентированного проекта обучающийся покажет навыки по организации процесса проектирования устройства на ПЛИС архитектуры FPGA, создания среды для проведения тестирования, применения различных техник при проектировании и владения специализированными инструментами проектирования. Предусмотрен вариант выполнения практико-ориентированного проекта по индивидуальному заданию, которое может предложить индустриальный партнер.

Примерный перечень тем для выполнения практико-ориентированного проекта:

- 1) Проектирование генератора импульсной последовательности с заданными свойствами.
- 2) Проектирование арифметико-логического устройства с заданным алгоритмом работы.
- 3) Проектирование регистратора дребезга контактов с заданным алгоритмом работы.
- 4) Проектирование времяизмерительного устройства с заданным алгоритмом работы.
- 5) Проектирование селектора импульсов определенной амплитуды с заданным алгоритмом работы.
- 6) Проектирование селектора импульсов определенной длительности с заданным алгоритмом работы.

Проект оформляют следующим образом:

- презентация, разработанная по установленному шаблону,
- дополнительные материалы, артефакты тестирования (при необходимости);
- пояснительная записка, в которой должно быть приведены: задание на проект, результаты проектирования, сопровождаемые скриншотами с необходимыми пояснениями, а также коды программ (предоставляется по согласованию с преподавателем).

Формой защиты практико-ориентированного проекта может быть демонстрационный экзамен (по согласованию с преподавателем) или классическая защита с предоставлением расширенного отчета и докладом о результатах проверки качества тестируемого объекта. По итогам защиты практико-ориентированного проекта студент может набрать 20 баллов.

Критерии оценивания практико-ориентированного проекта.

- 1) Степень раскрытия темы (уровень проведенного проектирования) 12 баллов (4 балла для первого этапа проекта, 4 для второго и 4 для третьего).
- 2) Последовательность и логика изложения материала (наличие внутренней рубрикации глав, логичность структуры) 2 балла.
  - 3) Оформление и информационное сопровождение работы 2 балла.

4) Уверенная подача материала проекта на защите – 4 балла.

Вместо защиты студентам может быть предложен вариант оценивания преподавателем всех отчетных материалов без участия студента с использованием технологии асинхронного взаимодействия СДО ГУАП. В этом случае выставленные рейтинговые баллы будет сопровождать комментарий преподавателя.

Критерии оценивания по материалам оценивания следующие:

- 1) Степень раскрытия темы (уровень проведенного проектирования) 9 баллов (3 баллов для первого этапа проекта, 3 для второго и 3 для третьего).
- 2) Последовательность и логика изложения материала (наличие внутренней рубрикации глав, логичность структуры) 9 баллов
  - 3) Оформление и информационное сопровождение работы 2 балла.

Методические указания по выполнению практических работ имеются в виде электронных ресурсов в системе дистанционного обучения ГУАП (СДО ГУАП).

Однозначная принадлежность отчета студенты определена тем, что отчет может быть помещен в слот задания СДО ГУАП только после авторизации студента в системе.

- 11.4. Методические указания для обучающихся по выполнению лабораторных работ (не предусмотрено учебным планом по данной дисциплине)
- 11.5. Методические указания для обучающихся по прохождению курсового проектирования/выполнения курсовой работы (не предусмотрено учебным планом по данной дисциплине)
- 11.6. Методические указания для обучающихся по прохождению самостоятельной работы

В ходе выполнения самостоятельной работы, обучающийся выполняет работу по заданию и при методическом руководстве преподавателя, но без его непосредственного участия.

Для обучающихся по заочной форме обучения, самостоятельная работа может включать в себя контрольную работу.

В процессе выполнения самостоятельной работы, у обучающегося формируется целесообразное планирование рабочего времени, которое позволяет им развивать умения и навыки в усвоении и систематизации приобретаемых знаний, обеспечивает высокий уровень успеваемости в период обучения, помогает получить навыки повышения профессионального уровня.

Методическими материалами, направляющими самостоятельную работу обучающихся являются:

- учебно-методический материал по дисциплине.
- методические указания по выполнению контрольных работ (для обучающихся по заочной форме обучения).

Требования к проведению занятий в 5 семестре

Студентам требуется выполнить следующие работы, которые входят в контрольную работу № 1.

- 1. Особенности различных архитектур ПЛИС
- 2. Основы автоматизированного проектирования цифровых устройств на FPGA
- 3. Разработка комбинационного устройства в графическом редакторе САПР Quartus
- 4. Разработка последовательностного устройства в графическом редакторе САПР Quartus
- 5. Решение задач программирования на языке описания аппаратуры Verilog HDL

Выполнение работ будет проверено с помощью тестовых заданий. Максимальный балл при проверке составит 2 балла за тест. При изменении количества тестовых мероприятий максимальный балл может быть скорректирован.

#### Требования к проведению занятий в 6 семестре

Студентам требуется выполнить следующие работы, которые входят в контрольную работу № 2.

- 1. Разработка комбинационного устройства на языке Verilog HDL в САПР Quartus
- 2. Разработка последовательностного устройства на языке Verilog HDL в САПР Quartus
- 3. Тестирование и верификация работы устройства в САПР Quartus

Студентам требуется предоставить отчет по контрольной работе №2, так как навыки и умения, полученные при выполнении этой работы, помогут реализовать практико-ориентированный проект 6 семестра. Максимальный балл составит 10 баллов за работу.

Материалы для самостоятельной работы представлены с применением электронного обучения, дистанционных образовательных технологий (онлайн-курс).

Курс размещён в системе дистанционного обучения ГУАП (СДО ГУАП).

11.7 Методические указания для обучающихся по прохождению текущего контроля успеваемости.

Текущий контроль успеваемости предусматривает контроль качества знаний обучающихся, осуществляемого в течение семестра с целью оценивания хода освоения дисциплины.

Текущий контроль успеваемости проводится в виде компьютеризированного тестирования в системе дистанционного обучения ГУАП (СДО ГУАП), систематической проверки выполненных практических работ.

Обязательным требованием по прохождению текущего контроля является просмотр не менее 75% лекций, успешное прохождение не менее 60% предусмотренных тестов, а также выполнение обязательных практических работ в каждом семестре. При проведении промежуточной аттестации будут учтены баллы, набранные при прохождении всех форм текущего контроля: тестов и практических заданий.

11.8 Методические указания для обучающихся по прохождению промежуточной аттестации.

Промежуточная аттестация обучающихся предусматривает оценивание промежуточных и окончательных результатов обучения по дисциплине. Она включает в себя:

— зачет — это форма оценки знаний, полученных обучающимся в ходе изучения учебной дисциплины в целом или промежуточная (по окончании семестра) оценка знаний обучающимся по отдельным разделам дисциплины с аттестационной оценкой «зачтено» или «не зачтено».

Для получения зачета в 5 семестре студентам требуется набрать более 55 баллов и пройти итоговый тест, баллы за который входят в требуемые для получения зачета 55 баллов. Максимальный балл за итоговый тест — 20 баллов. В случае недостаточного количества баллов для получения зачета в 5 семестре, студентам будет предложено пройти расширенное тестирование по обучающему материалу семестра.

— дифференцированный зачет — это форма оценки знаний, полученных обучающимся при изучении дисциплины, при выполнении курсовых проектов, курсовых работ, научно-исследовательских работ и прохождении практик с аттестационной оценкой «отлично», «хорошо», «удовлетворительно», «неудовлетворительно».

Для получения дифференцированного зачета в 6 семестре студентам требуется набрать более 55 рейтинговых баллов в течение семестра в соответствие с модульнорейтинговой системой оценивания ГУАП, определенной МДО ГУАП. СМК 2.77 «Положение о модульно-рейтинговой системе оценки качества учебной работы обучающихся в ГУАП», пройти итоговый тест (баллы за который входят в баллы, набранные за семестр), проверяющий уровень сформированности компетенций, и выполнить практико-ориентированный проект. Количество баллов, набранных при защите практико-ориентированного проекта также входит в суммарный итоговый рейтинговый балл. Если во время обучения в семестре студент не смог набрать требуемое количество баллов, то ему будет предложено пройти расширенный тест по дисциплине.

Для пересчета рейтинговых баллов в четырехбалльную систему действует, утвержденная в вузе шкала пересчета:

- менее 55 баллов неудовлетворительно (2);
- от 55 до 69 баллов удовлетворительно (3);
- от 70 до 84 баллов хорошо (4);
- от 85 до 100 баллов отлично (5).

Итоговая оценка выставляется студенту в четырехбалльной системе в соответствии с МДО ГУАП. СМК 2.77 «Положение о модульно-рейтинговой системе оценки качества учебной работы обучающихся в ГУАП».

### Лист внесения изменений в рабочую программу дисциплины

| Дата внесения изменений и дополнений. Подпись внесшего изменения | Содержание изменений и дополнений | Дата и № протокола заседания кафедры | Подпись<br>зав.<br>кафедрой |
|------------------------------------------------------------------|-----------------------------------|--------------------------------------|-----------------------------|
|                                                                  |                                   |                                      |                             |
|                                                                  |                                   |                                      |                             |
|                                                                  |                                   |                                      |                             |
|                                                                  |                                   |                                      |                             |
|                                                                  |                                   |                                      |                             |